Commit Graph

2 Commits

Author SHA1 Message Date
bmy
75b9cc4a8f feat: 根据新板卡QD4C更新时钟配置
硬件上更换为 16MHz 的外部晶振,将PLL输入源更改为二分频之后的HSE,后续倍频系数不变(仅更改了144MHz下的配置)
2024-04-15 23:08:37 +08:00
eaa7cc0eea first commit 2023-12-11 21:45:06 +08:00